タグ付けされた質問 「eagle」

EAGLEは、低コストのPCB設計ソフトウェアパッケージです。

2
トレース幅に基づいてビア直径とドリルサイズを選択する方法
2層のボードを設計していますが、問題は、外径と内径だけでなく、ビア径とドリルサイズの選択方法がわからないことです。 私の回路では、056、012、006 milトレースを使用しています。 私は製造業者に尋ねました、彼らは彼らが彼らが彼らが1milほど小さいビアを作ることができると言いました。 だから私の質問は、外径、内径、ドリルサイズについて何を選ぶべきですか?たとえば、6ミルのトレースに10ミルのドリルを使用しても大丈夫ですか?そして、56 milと12 milのトラックではどうでしょうか? また、ボードを製造したときに緑色のシリンダーはどのように表示されますか? 私は本当にお金が足りず、間違いを犯す余裕はありません。

1
イーグルのはんだマスクとクリーム
データシートから抜粋した貼り付けマスクのこの部分の仕様があります。 この短いパラグラフには、概念的に理解したい専門用語がたくさんあります。具体的には、Eagle CADレイアウトソフトウェアを使用して規定の特性を実装する方法を知りたい(現在6.2を使用している)。独自のシンボルやフットプリントを作成するなど、Eagleで多くの作業を行いましたが、デフォルトのtStop(はんだマスクを定義する)およびtCream(ステンシルを定義する)レイヤーデータをめちゃくちゃにしたことはなく、むしろ自動的に受け入れましたランドパターンに沿って生成される長方形データ。 つま先、かかと、マスク比、またはエクステンションを指定できる場所がありません。それでは、これらの用語は何を指しているのでしょうか?また、Eagleで完全に準拠したペーストマスクを実装するにはどうすればよいですか 以下は、デフォルトで長方形のランドパターンを配置することで得られるものの例です。 更新 データシートには、フットプリントに関連する次の2つの追加画像があります。 Paste MaskとSolder Maskの推奨事項の調整に問題があります。特に、「はんだマスク」セクションの「モジュールの下に銅トレースまたははんだマスクを配置しない」という指示は、ハッチングされた領域にtStopがなく、同じ領域にvRestrictとtRestrictカバー。実装すると次のようになります(vRestrict、tStop、tPlace、Topを表示)。 この場合、すべてのパッドでDRCエラーを発生させずに信号をパッドにルーティングできないようです(tRestrict = vRestrictであり、パッド全体をカバーしているため)。さらに、これらの方向は、少なくともパッド間にソルダーマスクを配置する必要がないため、矛盾しているようにも見えます。vRestrict / tRestrictエリアの上に別のtStopエリアを追加した場合、パッドの上にtStopを置くことのポイントは何でしたか(1:1)?私は何かを見逃している/誤解していますか? 最後に、上記のtStopレイヤーと同じコンテキストでのtCreamレイヤーのスクリーンショットを示します。 同じような質問-銅がない開口部があるような方法でステンシルをカットすることは理にかなっていますか?


2
Eagle CAD:回路図とボードを再リンクする方法?
回路図とボードの同期が誤って失われました。EagleCADで次のエラーが表示されます。 ボードと回路図に一貫性がありません!フォワード/バックアノテーションは実行されません! 2つを再リンクする方法はありますか?ボードレイアウトに投資する作業はほとんどなかったので、回路図を新しいボードファイルにリンクする方法も役立ちます。
13 pcb  eagle 

2
ガーバーファイルをパネル化する方法は?
4つの異なるデザインのパネルを注文する予定です。2つはAltiumで作成され、他の2つはEagleで作成されました。 Altiumにはボードをパネル化するための優れたツールがありますが、他のプログラムのデザインをパネルに配置できるとは思いません。 これらのPCBをどのようにパネル化できますか?
13 pcb  eagle  altium  gerber  panelize 


1
Eagleのボード編集モードで名前とパーツを別々に移動することはできますか?
私が見たほとんどの工場で作成されたPCBには、重複することなく、SMDデバイスの下に配置することなく、非常に正確に整列された部品名があります。 私の質問は- Eagle(それが重要な場合は7.1.0)を使用して、パーツ自体とは別にパーツ名を移動できますか ライブラリを開いて関連パッケージを編集できることは知っていますが、 それは各部分にとって長すぎます。 私は矛盾に陥ります。 また、Textツールを使用してラベルを作成してtNames/bNamesレイヤーに配置するオプションもありますが、これも長すぎます。それを行うより速い方法はありますか?または、おそらく私のアプローチは最高のものではありませんか?私が気にするのは最終結果だけです。
13 eagle 

2
DRCのストップマスクエラー
私はEagleで最初のボード(実際は最初のボード)をやっていますが、NordicおよびAdafruitライブラリから使用している部品の周りで多くのストップマスクエラーが発生しています。nrf51822と3.3コインセルホルダーのすべての交差点で、tStopにエラーが発生します。 ここに見られるように、ルートの周りにスペースがあるので、これらが正常であることを確認するために私がさらに何をする必要があるかわかりません。かなり単純な間違いを犯しているだけですが、私が読んでいるチュートリアルからそれを修正する方法を収集することはできません。ありがとう!
13 eagle 


4
Eagle回路図/ボードレイアウト用のパーツを簡単に検索または作成する方法
Eagle CADソフトウェアの場合、回路図またはボードレイアウト中に、他の人がすでに作成したパーツ/フットプリントを検索して、私の生活を楽にする方法を教えてください。欲しいものがまだ見つからない場合、どうすれば自分のパーツを作成できますか? (注:この質問は、将来の読者への参照を目的としています。したがって、私は質問をすると同時に、私が知っていることに基づいて以下に自分の答えを提供しています。

2
回路図とソースコードのバージョン管理
私は、ハードウェア(Eagle回路図)とファームウェア(C ++ソースコード)の2つの部分を持つ電子デバイスを開発しています。ソースコードと回路図の両方の変更を追跡したいのですが、作業を整理する方法がわからない点がいくつかあります。 ソースコードには、間違いなくGitを使用します。しかし、実際にバイナリファイルである場合、回路図はバージョン管理する価値があります(新しいイーグルバージョンはいくつかのXML形式を使用しますが、人間が読むことはできません...)? ソースと回路図を1つのGitリポジトリに配置することをお勧めしますか?それは理にかなっていますが、一方で私のログにはソフトウェアとハ​​ードウェアの両方の変更が含まれます。また、ソフトウェアには複数のブランチを含めることができますが、おそらくハードウェアにはありません... ハードウェアリビジョンの対処方法 それらにタグを付けるか、別々のディレクトリに保存しますか? また、ハードウェアリビジョンとファームウェアバージョンの間にいくつかの依存関係がある可能性があります。それらに対処する方法? ベストプラクティスを教えてください。
12 eagle  hardware  c++ 

2
PCBの鋭角ルート
以下は、現在作業中のPCBからのものです。その特定のパス信号は100-400kHz信号です。この種のルートを持つことに問題はありますか?
11 pcb  eagle  routing 

4
EAGLEから2.4精度のExcellon Drillファイルと後続ゼロ抑制を取得するにはどうすればよいですか?
EAGLE 6.2.0からCAMデータを出力して、Advanced CircuitsでPCBを作成しようとしています。推奨されるNCドリル形式(特に、オンラインのFreeDFMツールで使用される形式)は次のとおりです。 Excellon形式、ASCII奇数/なし、2.4末尾ゼロ抑制、英国単位、ステップなしおよび繰り返し。 彼らのオンラインツールとGC-Prevueはどちらも、NCドリルファイルを2.3の形式として自動的に認識し、先行ゼロ抑制を備えています。したがって、穴は適切なサイズですが、PCBの約10倍の領域に散らばっているため、DFMツールが正常に機能しなくなりました。 EAGLEで、2.4の末尾抑制ファイル(または少なくとも抑制なし)を取得できますか?または、EAGLEが吐き出した壊れたファイルを適切なものに変換できるツールはありますか? ここで説明する「ハック」を使用してゼロ抑制を強制しないように試みましたが、ファイルが3.3の精度で検出されます。 私のCAMジョブは次のように定義されています。 [Sec_8] Name[en]="Drill File" Prompt[en]="" Device="EXCELLON" Wheel="" Rack="" Scale=1 Output=".NC" Flags="0 0 0 1 0 1 1" Emulate="0" Offset="0.0mil 0.0mil" Sheet=1 Tolerance="0 0 0 0 0 0" Pen="0.0mil 0" Page="12000.0mil 8000.0mil" Layers=" 44 45" Colors=" 1 2 1 2 1 2 1 2 …

3
イーグルにメッキスルーホールを作るにはどうしたらいいですか?
EagleのPCBプロジェクトの隅に、標準の「穴」ツールで作成した取り付け穴(0.125インチ)があります。ただし、これらは電気的に何にも接続されていません。 (viaとは異なり)ネットを指定してこれらをメッキする方法はないようです。 取り付け穴をグランドプレーンに接続する場合、特大のビアを作成する必要がありますか?他の方法はありますか?

2
EAGLEの一致した長さのペア/グループ
EAGLE CADには、長さが一致するグループと差動ペアを使用したレイアウトを支援するためにどのような設備がありますか?このような制約をオートルーターに適用できますか?これに続くものとして、このタイプの機能をサポートする(その他の)無料の電気CADツールは何ですか? 編集 無料のCADパッケージがこの設計機能をサポートしていると思わない場合、それをサポートする低コストのオプションは何ですか?

弊社のサイトを使用することにより、あなたは弊社のクッキーポリシーおよびプライバシーポリシーを読み、理解したものとみなされます。
Licensed under cc by-sa 3.0 with attribution required.