タグ付けされた質問 「cpu」

2
ハードウェアスイッチングアーキテクチャにおけるTCAM関係
Ternary連想メモリがどのように動作するかはよく知っていますが(高レベル)、TCAMがASICにどのように関連しているか、およびこれらのコンポーネントがCPUと組み合わされてスイッチングパフォーマンスを向上させる可能性があるかどうかについて混乱しています(特に、ベンダーが頻繁に使用を販売している場合)。販売者/カスタムシリコン、または新製品や機能向けのカスタムASICの場合、混乱を招くように見えます)。 たとえば、QoS、ACL、ルートルックアップなどの機能のTCAMパフォーマンス用により多くのスペースを分割する機能など、Cisco IOSに精通しています。また、NATなどの機能は引き続きCPU処理に依存することも理解していますが、特に苦労しています。 TCAMは同じハードウェアアーキテクチャの一部ですか、つまりASIC自体の内部または外部ですか。 TCAMはスケーラブルですか(たとえば、メーカーはTCAMをプラットフォームに追加し続けるだけでパフォーマンスとカスタム機能を向上させることができますか)、または消費電力などに基づいて制限がありますか? TCAMサイクルとASICは、NATなどの機能に対してCPUとまったく並行して機能しますか、それとも独立したものとしてのみ考えるべきですか?
10 memory  asics  cpu 
弊社のサイトを使用することにより、あなたは弊社のクッキーポリシーおよびプライバシーポリシーを読み、理解したものとみなされます。
Licensed under cc by-sa 3.0 with attribution required.