両方の入力に同じ信号を持つANDゲートの目的は何ですか?


15

これがバッファである場合、単一のパッケージでそのゲートの可用性が向上することを別にして、なぜANDゲートを使用しますか?これは、アナログデバイスのSHARC評価ボード上にあります。

ここに画像の説明を入力してください

回答:


27

これはバッファーです。2つのゲートは、出力電流の2倍を意味します。しかし、なぜバッファの代わりにANDゲートを使用するのでしょうか?元々、彼らはおそらく回路の他の場所で1つまたは2つのANDゲートを使用し、ボードスペースを節約するために実際のバッファを呼び出す代わりに2つのANDゲートをバッファとして使用して単一のクワッドANDゲートチップをポップダウンしたと言いました部品数。しかし、それらはシングルゲートの品種のようです。そのため、何らかの理由で多くのANDゲートチップが手元にあると思います-おそらく回路の他の場所で、または同じ生産ラインで製造された他のデザインで使用されており、別のラインアイテム/ピックアンドプレースマシンのパーツフィーダーであるため、一部のANDゲートと一部のバッファではなく、より多くのANDゲートを指定しただけです。

バッファー(またはインバーター)の代わりにこの方法で2つのANDゲート(または別の2つの入力論理ゲート)を使用する場合、入力ピンが2倍になるため、入力容量が2倍になることに注意してください。ほとんどの場合、これはおそらく問題になりません。問題が発生する可能性がある場合は、入力信号に両方を接続する代わりに、一方の入力をハイ(またはゲートによってはロー)に接続します。

編集:それらの1つがDNPとマークされているように見えるため、ボード上のフットプリントが空である可能性があります。これは、1つのゲートが十分なドライブ強度を提供できなかった場合にのみ行われたものと思われます。


1
2つのゲートに関しては、出力電流の2倍を意味しますが、これは誤りです。回路には実際には2つのANDゲートはありません。回路図とPCBのいずれかを使用することができますが、唯一のU9が装着され、U10は、「DNP」(ドゥない場所)としてマークされています。通常、これはテストのために行われるか、U9デバイスの取得に問題がある場合にバックアップデバイスを使用できるようにします。2つのデバイスの出力を実際に接続すると、出力電流が2倍になるのではなく、デバイスが互いに戦おうとして燃え尽きてしまいます。
グラハム

5
彼らが同じ方向に引っ張ると仮定すると、彼らはお互いに戦うことはありません。それらは両方ともCMOSであり、出力トランジスタは基本的に並列になります。ただし、DNPアノテーションについての良い点です。私は彼らが1つが提供できる以上のドライブ強度が必要な場合に備えて、彼らはそこに2つの足跡を置くと思います。
alex.forencich

1
それらがCMOSであるという公正な点-FET / MOSFETを並列接続してより多くの電流を得ることができます。TTLは確かに機能しません。なぜなら、BJTはそのように機能しないからです。スイッチング時間がまったく同じではありません、それはので、私はまだ、それをお勧めしませんがします彼らは同じ状態の両方ではない短い期間のために短いが、巨大な電流スパイクを与えます。すぐに何かを殺すのに十分ではありませんが、寿命を延ばすことはできず、それらの現在のスパイクはEMCで実際の問題を引き起こします。
グラハム

@Graham:信号ソースに「AND」ゲートの両方の入力を接続すると、一方の入力がそのソースに接続され、もう一方の入力がハイになり、そのソースの負荷がほぼ2倍になります。
supercat

@supercatそれは本当ですが、2つの別々の「AND」ゲートの両方の出力について私が言っていたことにはあまり関係がありません。それでも、それは回路に対する別の可能な改善です。
グラハム

11

設計者は、可用性やその他の便利さから、おそらくANDゲートを選択したでしょう。たぶん、彼らはすでにそのボードの部品表にANDゲートがありました。

ゲートは、ケーブルを駆動するためのバッファとして使用されます。2つのゲートは、最初に信号を生成する部分よりも多くの電流を出力できます。

ロジック機能なしでバッファリングだけを行うICがあります(SN74LVC2G34など)。


可用性または他のそのような便利さのために」...彼らはそれを「Design For Manufacturing」(DFM)と呼んでいますが、誰もがそれを本当に知っていましたか?おそらく新人の6シグマプロジェクトがその(最終的な)ボードデザインを思いついた...私はそれが好きです、ほとんど:)
CapnJJ

2

SPDIFは、75Ωソースから75Ω負荷に1 Vp-pを駆動するように設計されています。

ドライバーに必要な電流を計算した後、おそらく設計者はそれを供給する最も安価な方法(またはPCBスペースの点で最小、または設計上最適)であると判断しました。

弊社のサイトを使用することにより、あなたは弊社のクッキーポリシーおよびプライバシーポリシーを読み、理解したものとみなされます。
Licensed under cc by-sa 3.0 with attribution required.