SPIフラッシュメモリの最大サイズが非常に制限されており、SDフラッシュメモリよりも(MBあたり)費用がかかるのはなぜですか?


回答:


22

民生用電子機器の世界へようこそボリュームで製造!誰もそれが意味を成して言いませんでした!

価格の違いは、技術的なものとは何の関係もありません。それは純粋に市場の経済です。SPIフラッシュは、比較的少量で、やや高い利益率で販売されています。SDカードは大量に販売されており、利益率は非常に低くなっています。

表面的には、SDカードは容量が小さく「仲介人」が少ないため、より高価に見えるかもしれませんが、明らかにそうではありません。

もう1つの複雑な問題は、SDカードのメーカー/モデルを今日1つ購入し、その後3か月で同じメーカー/モデルを購入すると、まったく同じものが得られるとは限らないことです。これらの3ヶ月間でSDカードの内部設計を変更することができます。ほとんどの消費者にとって、これは問題ではないだろうが、いくつかの組み込みのユーザーのために、これはあなたのアプリケーションを殺すことができます。また、SDカードメーカーは、これらの変更のことを言うつもりはありません。同じことは、あなたが最も可能性の高い年間、同じものを取得するSPIフラッシュ、真のではありません。

あなたは、彼らは何年も同じ部分を売却することを保証するメーカーのSDカードを取得することができますが、それははるかに高価になります。

これらのことは、SPIフラッシュとSDカードだけでなく、多くの製品に当てはまります。メモリ(フラッシュおよびRAM)が最も明白なものです。もう一つはiPadです。多くの場合、iPadを大量に購入する方が、100,000単位の数量であっても、独自に試して製造するよりも安くなります。一度に数百万台を構築する大企業の購買力を過小評価することはできません。

私はカバーしていないことを、他の要因があります。部品の種類、パッケージ、購入チャネルなどの違い。しかし、あなたが提起する問題は、単一の要因が説明できないほど複雑です。私の市場/経済の説明が最大の要因ですが、それだけではありません。


2
SDカードを使用すると、数年後には、現在使用しているチップのように「ほぼ」機能するものを入手できる可能性が高くなることに注意してください。$ 50,000個の質問は、それは「ほとんど」良い十分にあることを行っているかどうかです。たとえば、2つのブロックを書き込むようにSDカードに命令すると、すぐに電力が失われるとします。2番目のコマンドを受け入れる前に最初の書き込みが成功し、2番目のブロックが完全に古いデータまたは完全に新しいデータを保持するように設計されている場合があります。その他...
supercat

1
...両方のブロックが古いデータを保持する場合があり(たとえば、最初のコマンドが完了する前に2番目の書き込みコマンドを受け入れる場合)、最初のブロックが古いデータを保持している間に2番目のブロックに新しいデータが含まれる場合があります。いくつかは、任意のブロックを任意に破壊されることになる可能性があります。このような場合に特定のSDカードが何をするかについて保証されているかどうかを確認することは困難です。
supercat

これに同意しません...メモリの2つの異なる形式、NORは信頼性が高く、書き込みが簡単ですが、非常に高価です。NANDには通常、不正なバイトまたはセクターがあり、コントローラーが記憶し、使用しません。したがって、同じブランドのSDカードでサイズが報告される理由は数バイト異なります。
MADHATTER

9

最初の部分はフラッシュであるNOR。第二は、生産する安価で、NAND型フラッシュです。ウィキペディアで詳細をご覧くださいここに

それがメインドライバであるフラッシュの一種で、よりコストのインターフェースではありません。

プラス大SPIフラッシュに多くの競争がありません。私は、この密度でメインドライバーだと思います。

さらに、あなたは、ランダムなウェブ売り手への適切な半導体の販売代理店を比較しています。ウェブ売り手は品質、信頼性、など様々ている可能性が

@Olins質問に、NORフラッシュは(〜100ナノ秒)迅速時のワードまたはバイトを読み取ります。NANDフラッシュは(〜私たちに)ゆっくりと時のブロックを読み込みます。


1
これは、SPIインターフェイスをNANDフラッシュに追加できず、他の大型NANDフラッシュチップと同じ価格にすることができない理由を説明していません。
オリンラスロップ

2
SDカードには既にSPIインターフェイスがあります。あなたは... RAM、速度とランダムアクセスlimititationsを持っている、けれどもページにメモリにアクセスする必要がある
Cyber​​gibbons

1
@OlinLathrop:NANDフラッシュインタフェース規格は、高速シリアル・データ・レートが当たり前となり、十分なメモリを搭載したシステムは、それらを使用する時に、一般的にオフチップ・メモリ・バスを持つことになり、本当に前に開発されました。その動作のいくつかの詳細は少し奇妙ですが、私は彼らとのインターフェースのだが、あまりにも難しいことではありません。最大の詳細は、(私は...新しいチップが内蔵のマルチビットエラー訂正を持っていると思うのシングルビットエラー訂正の層を追加するための責任があったこと、少なくとも歴史的にソフトウェアである
supercat

...そして、ソフトウェアはおそらくデータが正しく読み込まれると仮定することができますが、私はそれについて知りません-私はそのようなことを見てきたので、それは年齢でした)。
supercat
弊社のサイトを使用することにより、あなたは弊社のクッキーポリシーおよびプライバシーポリシーを読み、理解したものとみなされます。
Licensed under cc by-sa 3.0 with attribution required.