回路解析-BJTの機能?


回答:


3

よくわかりませんが、Q1をすばやくオフにするために使用されているようです。私の推論に従って、それがあなたにとって意味があるかどうか確かめてください。

まず、コントローラーチップBQ2031のデータシートを参照してください。チップの動作を説明し、そのMODピンが(最終的に)Q1を介して充電サイクルを制御できるPWM出力であることを示しています。

10ページで、C12の値に依存する動作周波数の式を確認します(アプリケーションノートの完全な回路図を参照)。1000pF= 1nFは、周波数を100kHzに設定します。つまり、周期は10usです。これは重要です。その周波数ではC4は短絡と見なすことができるためです。実際、MODがLOWでQ4 + Q5がオフの場合、R4、Q2のベース、R6およびR21を介してC4が充電されます。信号):合計〜40kOhm。これにより、RC時定数はC4 x 40kOhm =〜40usになり、PWM周期よりもはるかに長くなります(放電は別の経路をたどりますが、C4から見た抵抗は同じです)。

したがって、C4はPWM信号の短縮形と考えることができます。したがって、Q2とQ3はQ4 + Q5に対して補完的な機能を持っていることがわかります。後者はQ1をそのゲートをグランドに切り替えることによってオンにし、Q2 + Q3はそのゲートを "+"に切り替えることによってQ1をオフにします(そしてそのゲートを放電します)容量)。

Q2とQ3がQ5とQ4(それぞれ)と同じ部品番号を持っているという事実は、それらの相補的な動作の手掛かりと見なすことができます。


詳細な説明をありがとう、私はほとんど正しい方向に進んでいました!D2は15Vツェナーですが、それはQ1のゲートに印加される最小電圧が15Vになることを意味しますか?VINで最大48V DCを受け入れるアプリケーションにこの充電器を実装したいと思います。ほとんどのFETは、ゲートからソースへの+ -20Vのみを許容できます。
AJBotha 2015年

MTP23P06Vデータシートによると、Vgsは+ -15V(連続)に制限されているため、スパイクが発生した場合にQ1への損傷を防ぐためにZenerが存在します。その回路を最大48Vまで使用すると、おそらく全体的な再設計が必要になります。
Lorenzo Donati-Codidact.org 2015年

お手伝いありがとう。ゲートドライバー回路の調査が必要なようです。
AJBotha 2015年

2

まとめると、Q2、Q3、Q4、Q5、R4、R6、R7、R8、R22、C4、およびD2のネットワークは、ゲート駆動回路と呼ばれるものです。そのような回路の目的はその名前から明らかです。この場合、そのゲート-ソース容量の充電と放電を制御することにより、PFET Q1を切り替えます。より高い電流ゲインを達成するために、Q2 / Q3とQ4 / Q5の両方がSziklaiペアとして配線されています。(電流のソースとシンクの能力が高いほど、FETのCgsをより速く充電および放電できます。)

Q4 / Q5ペアはFETをオンにするように機能し(Cgsを充電)、Q2 / Q3はFETをオフにするように機能します(Cgsを放電します)。


回路名を指摘していただきありがとうございます。これにより、調査が容易になります。おそらく、許容電圧に関する@LorenzoDonatiの投稿に対する私のコメントを確認できますか?
AJBotha 2015年

1
まあ... Q2 / Q3は実際にはSziklaiペアです。Q4 / Q5と同様に、トポロジ的に純粋な例ではありません。
gsills 2015年

訂正してくれてありがとう、その学期にこれまで出会ったことはなかった。
ConduitForSale 2015年

非常に興味深いので、これまでに見たことがない。ありがとう!@gsills
AJBotha

1
記録のためだけに:「...そのゲートとソースの接合部の充電と放電...」Q1はJFETでもBJTではなく、PチャネルMOSFETなので、ゲートとソースの接合部がありません。おそらく、代わりに「静電容量」を意味していました。
Lorenzo Donati-Codidact.org
弊社のサイトを使用することにより、あなたは弊社のクッキーポリシーおよびプライバシーポリシーを読み、理解したものとみなされます。
Licensed under cc by-sa 3.0 with attribution required.